Новая архитектура 3D-чипов позволяет устранить узкое место интерфейса процессор-память
23-07-2017, 12:05
Будущим процессорам предстоит работа по обработке огромным массивов информации, количество которой растет буквально с каждым днем. Но производительность вычислительных систем, построенных на базе традиционной архитектуры, зависит не только от вычислительной мощности центрального процессора, одним из факторов, ограничивающих производительность системы, является недостаточная ширина полосы пропускания интерфейса между процессором и оперативной памятью. Решением этой проблемы может стать новая архитектура 3D-чипов, разработанная специалистами из Массачусетского технологического института и Стэнфордского университета. Опытный образец чипа с такой архитектурой состоит из несколько слоев, на которых расположены логические схемы и ячейки резистивной памяти, изготовленные из углеродных нанотрубок.